Отметим, что схема замещения на рис. 4.23 содержит аналоговые узлы 1, 3, $G_POS и цифровые узлы l$AtoD, 2, 3$DtoA. Потенциалы аналоговых узлов и логические состояния цифровых узлов можно вывести на печать, например, по директиве
.PRINT TRAN V(l) D(2) V(3)
Итак, каждому реальному цифровому компоненту ставятся в соответствие:
1) два устройства интерфейса для сопряжения с аналоговыми устройствами, которые могут подключаться к его входу и выходу, названные нами для краткости интерфейсами Ц/А и А/Ц; они осуществляют обмен данными между подпрограммами моделирования аналоговых и цифровых устройств программы PSpice;
2) модели вход/выход, отображающие его входные и выходные комплексные сопротивления;
3) модели динамики, учитывающие запаздывания сигналов. Модели цифровых компонентов и ассоциируемые с ними сопутствующие модели помещаются в специальные библиотеки.